论文目录 | |
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-9页 |
· 论文背景及意义 | 第7-8页 |
· 论文内容安排 | 第8-9页 |
第二章 雷达成像信号模拟器系统设计 | 第9-13页 |
· 雷达成像信号模拟器系统需求分析 | 第9页 |
· 雷达成像信号模拟器总体设计 | 第9-11页 |
· 雷达成像信号模拟器的应用 | 第11-13页 |
第三章 雷达成像信号模拟器系统硬件设计 | 第13-26页 |
3.1 FLASH 存储板设计 | 第13-18页 |
· 存储芯片介绍 | 第13-16页 |
· 存储板的设计 | 第16-18页 |
3.2 DA 回放板设计 | 第18-21页 |
3.2.1 DA 芯片介绍 | 第18-19页 |
3.2.2 DA 回放板的设计[3] | 第19-21页 |
3.3 AD 采集板设计 | 第21-26页 |
3.3.1 AD 芯片选择 | 第21-23页 |
3.3.2 AD 采集板设计 | 第23-26页 |
第四章 雷达成像信号模拟器系统逻辑设计 | 第26-34页 |
4.1 FLASH 存储板系统逻辑设计 | 第26-29页 |
4.1.1 FLASH 存储板系统逻辑设计 | 第26-27页 |
4.1.2 FLASH 存储板系统逻辑设计运用的思想与技巧 | 第27-28页 |
4.1.3 FLASH 存储板系统逻辑设计结果分析 | 第28-29页 |
4.2 DA 回放板系统逻辑设计 | 第29-31页 |
4.2.1 DA 回放板系统逻辑设计 | 第29-30页 |
4.2.2 DA 回放板系统逻辑设计运用的思想和技巧 | 第30页 |
4.2.3 DA 回放板系统逻辑设计结果分析 | 第30-31页 |
4.3 AD 采集板系统逻辑设计 | 第31-33页 |
4.3.1 AD 采集板系统逻辑设计 | 第31-32页 |
4.3.2 AD 采集板系统逻辑设计运用的思想和技巧 | 第32页 |
4.3.3 AD 采集板系统逻辑设计结果分析 | 第32-33页 |
· 系统逻辑设计总结 | 第33-34页 |
第五章 雷达成像信号模拟器系统板卡间的通信 | 第34-45页 |
5.1 FLASH 存储板与 AD 板的通信 | 第34-37页 |
5.1.1 FLASH 存储板和 AD 采集板通信要求 | 第34页 |
5.1.2 FLASH 存储板和 AD 采集板通信的实现 | 第34-37页 |
5.2 存储板与 DA 板的通信 | 第37-39页 |
5.2.1 FLASH 存储板和 DA 回放板通信要求 | 第37页 |
5.2.2 FLASH 存储板和 DA 回放板通信的实现 | 第37-39页 |
5.3 DA 回放板与 AD 采集板的通信 | 第39页 |
5.4 AD 采集板与信号处理板的通信 | 第39-40页 |
· 各个板卡与上位机的通信 | 第40-43页 |
5.6 PCI 接口的设计 | 第43-45页 |
第六章 雷达成像信号模拟器系统调试结果及分析 | 第45-56页 |
· 雷达成像信号模拟器的数据来源 | 第45-47页 |
· 仿真数据的存储操作 | 第47-48页 |
· 对需要写入的存储位置进行擦操作 | 第47-48页 |
· 写入仿真雷达回波数据 | 第48页 |
· 验证写入的仿真雷达回波数据 | 第48页 |
· 实验室的调试部分问题及结果 | 第48-50页 |
· 工控箱与电脑的数据互传 | 第48-49页 |
6.3.2 上位机界面对坏块信息的操作和 FLASH 存储板坏块信息存储 | 第49页 |
6.3.3 AD 采集板与 FLASH 存储板的数据通信 | 第49页 |
6.3.4 FLASH 板操作无响应 | 第49-50页 |
6.3.5 DA 回放板接收 FLASH 存储板的数据出错 | 第50页 |
· 外场联调部分问题 | 第50-52页 |
· 外场联调结果 | 第52-56页 |
第七章 总结与展望 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-59页 |
作者在读期间(合作)的研究成果 | 第59-60
页 |