论文目录 | |
摘要 | 第1-3页 |
ABSTRACT | 第3-9页 |
第1章 绪论 | 第9-15页 |
· TOE的背景 | 第9-11页 |
· TOE的行业信息 | 第11-14页 |
1.2.1 W5100 (WIZnet TCP/IP嵌入式以太网处理器) | 第11-13页 |
1.2.2 AX110xx (ASIX带有TCP/IP处理的单片控制器) | 第13-14页 |
· 论文主要内容及意义 | 第14-15页 |
第2章 TOE模块架构 | 第15-65页 |
· TOE的设计规范 | 第15-33页 |
· 具有卸载引擎的TCP/IP协议栈 | 第15-18页 |
· 地址解析协议(ARP) | 第18-20页 |
· 网络协议(IP) | 第20-23页 |
· Internet控制报文协议(ICMP) | 第23-24页 |
· 用户数据报协议(UDP) | 第24-25页 |
2.1.6 传输控制协议(Transmission Control Protocol) | 第25-28页 |
· 系统介绍 | 第28-29页 |
· 设计逻辑 | 第29-31页 |
· 设计模块图 | 第31-33页 |
· TOE子模块的设计 | 第33-48页 |
· 连接控制信息(CCI) | 第33-35页 |
· 数据缓冲管理 | 第35-38页 |
· 缓冲表的结构 | 第38-41页 |
· 内部总线 | 第41-44页 |
· 仲裁器 | 第44-45页 |
2.2.6 16 比特检验和模块 | 第45-47页 |
2.2.7 ARP表和4 层连接控制表 | 第47-48页 |
· TOE的协议模块 | 第48-57页 |
2.3.1 CPU CCI访问模块 | 第48-49页 |
· ARP模块 | 第49-50页 |
· IP模块 | 第50-52页 |
· ICMP模块 | 第52-54页 |
· UDP模块 | 第54-55页 |
· TCP模块 | 第55-57页 |
· TOE的数据流 | 第57-62页 |
· 接收流程 | 第59-61页 |
· 发送流程 | 第61-62页 |
· TOE的软件 | 第62-65页 |
· 接收MAC帧中断服务程序 | 第62-63页 |
2.5.2 Rx DMA请求(卸载引擎Rx结束)中断服务程序 | 第63-64页 |
· 主机发送需求中断服务程序 | 第64页 |
2.5.4 MAC Tx(卸载引擎Tx结束)中断服务程序 | 第64-65页 |
第3章 TOE的设计实现 | 第65-77页 |
· 系统概述 | 第65-66页 |
· FPGA开发环境 | 第66-69页 |
3.2.1 UP3-1C12 Education Kit的介绍 | 第66-68页 |
· Nios嵌入式处理器设计工具 | 第68页 |
3.2.3 SOPC Builder介绍 | 第68-69页 |
· ARP模块的设计 | 第69-75页 |
· ARP模块的整体设计 | 第70-72页 |
· 接收模块设计 | 第72-74页 |
· 发送模块设计 | 第74页 |
· ARP表的查询和更新 | 第74-75页 |
· ARP回复和请求帧的产生 | 第75页 |
· 性能预计 | 第75-77页 |
参考文献 | 第77-79页 |
攻读学位期间发表的学术论文 | 第79-82页 |
上海交通大学学位论文答辩决议书 | 第82
页 |