论文目录 | |
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 引言 | 第11-15页 |
· 研究背景和意义 | 第11页 |
· 频率合成器国内外发展现状 | 第11-14页 |
· 本文主要内容 | 第14-15页 |
第二章 频率合成技术 | 第15-22页 |
· 频率合成器的概念 | 第15页 |
· 频率合成器的主要指标描述 | 第15-17页 |
· 频率带宽和频率分辨率 | 第15-16页 |
· 相位噪声 | 第16页 |
· 跳频时间 | 第16页 |
· 杂散抑制 | 第16页 |
· 谐波抑制 | 第16页 |
· 输出功率 | 第16-17页 |
· 频率合成技术的分类 | 第17-22页 |
· 直接模拟频率合成-DS | 第17页 |
· 间接频率合成 | 第17-19页 |
· 直接数字频率合成 | 第19-20页 |
· 小数 N 分频锁相环频率合成 | 第20-21页 |
· 混合式频率合成 | 第21-22页 |
第三章 小型化 L、S 波段低杂散低相噪本振源研究 | 第22-46页 |
· L、S 波段低杂散低相噪本振源方案及分析 | 第22-30页 |
· L 波段低杂散低相噪本振源方案及可行性分析 | 第24-27页 |
· S 波段低相噪低杂散频率源方案及可行性分析 | 第27-30页 |
· 基于 HMC830 的低相噪低杂散本振源的设计 | 第30-37页 |
· HMC830 的性能特征和工作原理 | 第30-31页 |
· 本振源的设计 | 第31-35页 |
· 供电电源的设计 | 第32-33页 |
· 环路滤波器设计 | 第33-34页 |
· 整体硬件电路设计 | 第34页 |
· 软件调试 | 第34-35页 |
· 测试结果及分析 | 第35-36页 |
· L 波段低相噪低杂散本振源实物图 | 第36-37页 |
· 小结 | 第37页 |
· 基于 HMC829 的低杂散低相噪本振源的设计 | 第37-46页 |
· HMC829 与 HMC830 主要区别 | 第37页 |
· 本振源设计 | 第37-40页 |
· 供电设计 | 第38页 |
· 环路滤波器设计 | 第38页 |
· 隔离设计 | 第38-39页 |
· 整体硬件电路设计 | 第39-40页 |
· 软件调试 | 第40页 |
· 测试结果及分析 | 第40-44页 |
· S 波段低相噪低杂散本振源实物图 | 第44-45页 |
· 小结 | 第45-46页 |
第四章 K 波段高性能频率源研究 | 第46-76页 |
· 方案选择及可行性分析 | 第46-48页 |
· 基于具体关键器件的频率合成方案及分析 | 第48-52页 |
· 关键器件选型 | 第48-50页 |
· 基于 HMC738LP4 的锁相频率合成方案及分析 | 第50-52页 |
· 整体电路设计 | 第52-64页 |
· ·GHz 倍频模块设计 | 第52-56页 |
· ·GHz 倍频方案 | 第52-53页 |
· 电路设计 | 第53-55页 |
· 测试结果及分析 | 第55-56页 |
· ·GHz 倍频模块一设计 | 第56-60页 |
· ·GHz 倍频方案 | 第56页 |
· 电路设计 | 第56-58页 |
· 测试结果及分析 | 第58-60页 |
· ·GHz 倍频模块二设计 | 第60-62页 |
· 鉴相+环路模块设计 | 第62-63页 |
· VCO+混频模块设计 | 第63-64页 |
· ·GHz 锁相频率源调试 | 第64-65页 |
· ·GHz 锁相频率源测试结果及分析 | 第65-74页 |
· VCO 内置 16 分频直接锁相测试结果及分析 | 第65-66页 |
· VCO 内置 2 分频与 9.6GHz 下变频锁相测试结果及分析 | 第66-70页 |
· VCO 内置 2 分频与 9.6GHz 倍频模块一下变频 | 第67-68页 |
· VCO 内置 2 分频与 9.6GHz 倍频模块一耦合端下变频 | 第68-69页 |
· VCO 内置 2 分频与 9.6GHz 倍频模块二下变频 | 第69-70页 |
· VCO 内置 16 分频与 1.08GHz 下变频锁相测试结果及分析 | 第70-74页 |
· ·GHz 锁相频率源模块实物图及连接关系 | 第74-75页 |
· 本章小结 | 第75-76页 |
第五章 结论 | 第76-78页 |
· 本文工作及课题总结 | 第76-77页 |
· 不足及改进 | 第77-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-81页 |
硕士期间研究成果 | 第81-82
页 |