论文目录 | |
摘要 | 第1-6页 |
Abstract | 第6-8页 |
目录 | 第8-11页 |
第一章 绪论 | 第11-15页 |
· 论文的研究意义 | 第11-13页 |
· 发展现状 | 第13-14页 |
· 论文主要研究内容和结构 | 第14-15页 |
第二章 Sigma-Delta 调制器的原理及系统建模 | 第15-27页 |
· Sigma-Delta 调制器的原理 | 第15-17页 |
· 模数转换器的基本技术指标 | 第17-21页 |
· 静态性能指标 | 第19-20页 |
· 动态性能指标 | 第20-21页 |
· Sigma-Delta 调制器的性能参数 | 第21-23页 |
· 系统 simulink 建模 | 第23-27页 |
第三章 电路的非理想因素分析 | 第27-33页 |
· 积分器泄漏(Integrator Leakage) | 第27页 |
· 电容失配(Capacitor Mismatch) | 第27-28页 |
· 积分器建立误差(Integrator Settling Error) | 第28页 |
· 开关的非零导通电阻(Switch Non-zero On-resistance) | 第28页 |
· 时钟抖动(Clock Jitter) | 第28-29页 |
· 量化器的影响(Quantizer Affect) | 第29页 |
· 电路噪声(Circuit Noise) | 第29-33页 |
· 采样噪声(Sampling Noise) | 第30页 |
· 开关电容积分器噪声 (Switched-Capacitor Integrator Noise) | 第30-31页 |
· 调制器电路噪声(Modulator Noise) | 第31-33页 |
第四章 各个模块的电路设计及仿真 | 第33-48页 |
· 放大器的设计 | 第33-38页 |
· 开关电路的设计 | 第38-39页 |
· 两相不交叠时钟电路的设计 | 第39-40页 |
· 开关电容积分器的设计 | 第40-42页 |
· 比较器电路的设计 | 第42-43页 |
· 整体电路的仿真及验证 | 第43-48页 |
第五章 版图的设计 | 第48-53页 |
· 放大器版图的设计 | 第48-49页 |
· 电容版图的设计 | 第49-50页 |
· 开关电容积分器版图的设计 | 第50-51页 |
· 两相不交叠时钟版图的设计 | 第51页 |
· 比较器版图的设计 | 第51-52页 |
· 整体版图的设计 | 第52-53页 |
第六章 结论 | 第53-54页 |
参考文献 | 第54-57页 |
作者简介及科研成果 | 第57-58页 |
致谢 | 第58页 |