论文目录 | |
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 引言 | 第8-12页 |
· 课题背景 | 第8-9页 |
· 微功率无线组网 | 第9-10页 |
· 微功率 RF 通信系统 | 第10-11页 |
· 本文的主要工作和章节安排 | 第11-12页 |
第二章 RF 系统中的 RS 码 | 第12-18页 |
· 概述 | 第12页 |
· 循环码 | 第12-13页 |
· BCH 码 | 第13-14页 |
· RS 码 | 第14-16页 |
· 缩短循环码 | 第16页 |
· 小结 | 第16-18页 |
第三章 RS 码的编码原理与设计 | 第18-28页 |
· RS 编码原理 | 第18页 |
· 伽罗华域及域内运算的实现 | 第18-23页 |
· 伽罗华域的加法和减法 | 第18-19页 |
· 伽罗华域的乘法 | 第19-21页 |
· 伽罗华域的除法 | 第21-23页 |
· RS 编码器的设计 | 第23-27页 |
· RS(32,22,5)编码器的设计 | 第24-26页 |
· RS(32,12,10)编码器的设计 | 第26-27页 |
· 小结 | 第27-28页 |
第四章 RS 码译码的一般原理与算法 | 第28-40页 |
· RS 码译码的一般原理 | 第28-29页 |
· 伴随式计算(Syndrome Computation) | 第29-30页 |
· 错误位置计算(Error Position Calculate) | 第30-36页 |
· Modefied Euclidean(ME)迭代算法 | 第30-32页 |
· Berlekamp-Massey(BM)迭代算法 | 第32-36页 |
· 错误值计算(Error Value Calculate) | 第36-38页 |
· 钱搜索(Chien Search) | 第38-39页 |
· 小结 | 第39-40页 |
第五章 RS 译码器的设计 | 第40-52页 |
· 译码器电路总体结构 | 第40-42页 |
· 伴随式计算单元的设计 | 第42-43页 |
· BM 迭代运算单元的设计 | 第43-47页 |
· 修正项求解单元(Correction Term Solution) | 第43-44页 |
· 迭代控制单元(Iteration Controller) | 第44-46页 |
· 迭代核心逻辑(Iteration Core Logic) | 第46-47页 |
· Forney 算法单元的设计 | 第47-48页 |
· Chien 搜索单元的设计 | 第48-50页 |
· 数据缓冲单元的设计 | 第50-51页 |
· 小结 | 第51-52页 |
第六章 VLSI 实现与验证 | 第52-66页 |
· RS 码的验证平台 | 第52-53页 |
· RS 编码器的验证 | 第53-54页 |
· RS 译码器的验证 | 第54-57页 |
· 伴随式(Syndrome)的对比 | 第54-55页 |
· 错误位置数(Sigma)的对比 | 第55-56页 |
· 钱搜索(Err_this_byte)的对比 | 第56页 |
· 错误值(Value_Err)的对比 | 第56-57页 |
· 最终的输出(Rout)的对比 | 第57页 |
· RS 译码器的实现 | 第57-65页 |
· 逻辑综合 | 第57-60页 |
· 形式验证 | 第60页 |
· 布局布线 | 第60-64页 |
· 芯片性能 | 第64-65页 |
· 小结 | 第65-66页 |
总结 | 第66-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-71
页 |